Empyrean Skipper®
Layout Analysis und Chip Finishing

Skipper® integriert sich in die gängigen DRC- und LVS-Tools und bietet eine nahtlose Layoutanalyse und Fehlersuche in Ihrem Design-Flow. Der eingebaute Widerstandsrechner des Skippers extrahiert den Punkt-zu-Punkt (P2P) äquivalenten Widerstand eines gegebenen Netzes in einem Layout, berechnet die Stromdichte für ein besseres ESD-Pfaddesign und eine IR/EM-Analyse. Die integrierte P/G-Netzverfolgung und Kurzzeiterkennung sind wertvolle Funktionen für Entwickler anspruchsvoller Prozessdesigns.
Der optimierte Multithread-Algorithmus von Skipper und die einzigartige Datenstruktur ermöglichen die branchenweit höchste Lesegeschwindigkeit für Layouts. Eine proprietäre Layout-Sharing-Technologie ermöglicht ein 100-fach schnelleres Laden von Konstruktionsdaten trotz der Hardware-IO-Beschränkungen.
Skipper® ist eine ideale Lösung für die Zusammenführung von GDS- und OASIS-Layouts, die Bearbeitung von Layouts, die Generierung von isolierten Ansichten, das Hervorheben und Speichern von Netzen und anderen Datenmanipulationsfunktionen. Im Wesentlichen bietet Skipper eine leistungsstarke Layoutanalyse auf Chip-Ebene in einer benutzerfreundlichen Umgebung.