IDSNextGen™ (IDS-NG) ist ein plattformübergreifendes Produkt, mit dem Benutzer SoC-Spezifikationen auf Unternehmensebene erstellen können. Es kann von der individuellen IP- über die Subsystem- bis zur SoC-Ebene eingesetzt werden und ist mit Word, Excel, IP-XACT, RALF, CSV und SystemRDL kompatibel. IDS-NG generiert Design- und Verifikationscode sowohl für Register als auch für Sequenzen in einer integrierten Umgebung. Es hilft, die Produktivität von FPGA/ASIC-, IP/SoC- und Systementwicklungsteams zu verbessern.

Die Produkte von Agnisys umfassen ein innovatives System zur Verwaltung von Registerinformationen, mit dem funktionale Hardware-Spezifikationen und Spezifikationen für adressierbare Register in einer einzigen „ausführbaren“ Spezifikation erfasst werden. Alle nachgelagerten Codes und Dokumentationen für die adressierbaren Register, Sequenzen, Interrupts, hierarchischen Aggregatoren oder SECDED können aus dieser einzigen Spezifikation generiert werden. Dies beseitigt die Ineffizienzen im Zusammenhang mit Spezifikationen im digitalen Designprozess und trägt zur Senkung der Designkosten bei, während die Qualität und die Markteinführungszeit verbessert werden. SLIP-G (Standard Library of IP Generators) von Agnisys bietet konfigurierbare Standard-IP-Generatoren als Erweiterung der adressierbaren Registergenerierung.

Diese IPs sind so konzipiert, dass sie leicht anpassbar und konfigurierbar sind, um alle SoC-Anforderungen zu erfüllen. IDS-NG erstellt automatisch Registerspezifikationen und generiert RTL für Standard-IPs. SoC Enterprise (SoC-E) bietet eine flexible und anpassbare Umgebung für die SoC-Design-Assemblierung, um spezifische Designanforderungen umfassend zu erfüllen. Es ist nicht nur ein Assembler, sondern kann auch RTL-Komponenten wie Bus-Aggregatoren, Bus-Bridges (AHB-APB, AXI-APB, AXI4Full-AHBFull), Muxes und andere „Plumbing“-Komponenten generieren, indem es die bereits vorhandene und ausgereifte Registerlösung nutzt.